Отправить сообщение
Дом > Продукты > интегральная схемаа ic >
Интегральная схемаа SN74LVC2G241DCU VSSOP8 новая и первоначальная

Интегральная схемаа SN74LVC2G241DCU VSSOP8 новая и первоначальная

Интегральная схемаа SN74LVC2G241DCUR

Интегральная схемаа пакета VSSOP8

Обломок SN74LVC2G241DCUR IC

Место происхождения:

первоначальный

Фирменное наименование:

TEXAS INSTRUMENTS

Номер модели:

SN74LVC2G241DCUR

свяжитесь мы

Запросите цитату
Детали продукта
качество::
Совершенно новое неиспользованное
Пакет/коробка::
VSSOP8
Условия оплаты & доставки
Количество мин заказа
1PCS
Цена
Negotiate
Упаковывая детали
VSSOP8
Время доставки
3
Запас
8000+
Поставка способности
20000
Родственные продукты
Хорошая цена BSP613PH6327 SOT223 интегральная схема IC чип онлайн Видео

BSP613PH6327 SOT223 интегральная схема IC чип

Получите самую лучшую цену
Хорошая цена IPD100N04S402ATMA1 Интегрированное питание Ic TO-252 онлайн Видео

IPD100N04S402ATMA1 Интегрированное питание Ic TO-252

Получите самую лучшую цену
Хорошая цена IPD320N20N3G Ic интегральная схема TO-252 онлайн Видео

IPD320N20N3G Ic интегральная схема TO-252

Получите самую лучшую цену
свяжитесь мы
Описание продукта

Интегральная схемаа VSSOP8 SN74LVC2G241DCUR новая и первоначальная

ISO9001.pdf

Технические данные продукта
ЕС RoHS Уступчивый
ECCN (США) EAR99
Состояние части Активный
HTS 8542.39.00.01
SVHC Да
Автомобильный Никакой
PPAP Никакой
Семья логики LVC
Функция логики Буфер/водитель на линии
Количество элементов в обломок 2
Количество каналов в обломок 2
Количество входных сигналов в обломок 2
Номер входного сигнала позволяет в обломок 0
Количество выходов в обломок 2
Номер выхода позволяет в обломок 1 максимум Low/1
Владение автобуса Никакой
Полярность Не-переворачивать
Максимальный CL времени задержки распространения @ максимальный (ns) 4.3@3.3V|3.7@5V
Абсолютное время задержки распространения (ns) 12,5
Технологический прочесс CMOS
Тип входного сигнала Одно-законченный
Тип выхода 3-State
Максимальное низкоуровневое течение выхода (мамы) 32
Максимальное высокопоставленное течение выхода (мамы) -32
Минимальная работая подача напряжения (v) 1,65
Типичная работая подача напряжения (v) 1,8|2,5|3,3|5
Максимальная работая подача напряжения (v) 5,5
Терпимые I/Os (v) 5
Максимальное спокойное течение (uA) 10
Условие испытаний задержки распространения (pF) 50
Минимальная рабочая температура (c) -40
Максимальная рабочая температура (c) 125
Упаковка Лента и вьюрок
Установка Поверхностный держатель
Высота пакета 0,8 (Макс)
Ширина пакета 2,4 (Макс)
Длина пакета 2,1 (Макс)
PCB изменил 8
Имя стандартного пакета SOP
Пакет поставщика VSSOP
Отсчет Pin 8
Форма руководства Крыло чайки

Отправьте запрос непосредственно нам

Политика уединения Качество Китая хорошее интегральная схемаа ic Поставщик. © авторского права 2022-2025 ic-integratedcircuit.com . Все права защищены.